Personal File

大名

林煒翔 Wei-Hsiang Lin

出生日期

民國70226

出生地

台北市

主要學歷

9/92~6/94

9/90~6/92

9/85~6/90

 

國立中央大學通訊研究所  碩士   指導教授:張寶基教授

國立雲林科技大學電子系  學士

國立台北工專(今台北科技大學)電子科

經驗與經歷

 

89/2~90/1

 

 

91/7~92/2

 

 

 

 

 

 

 

92/7~93/5

 

 

 

 

92/11~93/6

 

 

93/7~94/6

 

專科時期參與專題實作「脈象分析及模擬系統」,榮獲台北工專「八十九學年度林宏裕校友專題競賽」佳作獎及獎學金

執行國科會大學生專題計畫「MPEG-4音訊編解碼器相關硬體模組之晶片設計與實現」,以Cell Based流程實現LPC to LSP訊號轉換模組

 

FPGA/CPLD數位電路設計實習修課期間,實作過Postfix CalculatorDRAM ControllerMicroprocessor CPLD Communication InterfaceCPLD-Video Interface

 

91/9/20參加教育部舉辦之「FPGA雛型系統設計競賽」於Altera大學組中獲得優等

參與國科會計畫「AAC音訊解碼器於定點數位訊號處理器上的即時實現」,與演算科技公司合作ADI ADSP-2181 DSP上完成MPEG II AAC Decoder之實作。

 

92/9~93/1擔任“數位訊號處理”課程助教。

擔任通訊專題助教,帶領大學部專題「Adaptive Multi-Rate Speech Codec Implementation on DSP」,於TI TMS320C6201 DSP上完成AMR speech codec之實作。

論文研究:更改目前既有的音訊編解碼標準,設計一套可直接應用於D類放大器輸入波寬調(PWM)訊號之音訊編解碼器,藉以省略訊號在傳遞至揚聲器時所需用到的數位類比轉換器(D/A Converter)

專業領域

 

 

大學 --- 數位電路設計。

研究所---研究語音、音訊的編碼技術。

主要專長:數位信號處理器程式設計(DSP Programming)、音訊壓縮、程式語言。

英文能力

:

:

:

:

修課領域

1.電路設計:計算機組織/結構、硬體描述語言設計與模擬、

VLSI設計/實習、FPGA/CPLD數位電路設計/實習

2.訊號處理:信號與系統、數位訊號處理、訊號壓縮、適應性訊號處理

3.多媒體處理:數位影像處理、數位視訊處理

4.編碼理論:錯誤更正碼專論

Tools

Language C languageAssemblyVerilog HDL

System toolMatlabCoolEditproVisual C

社團經歷

嗜好

專科時期參加過吉他社。

平時喜歡閱讀小說、看電影,偏好籃球運動。